RELATÓRIO DE SIMULAÇÃO DE CIRCUITO DIGITAL NO QUARTUS
Por: Leandro Feitosa • 22/5/2021 • Relatório de pesquisa • 423 Palavras (2 Páginas) • 170 Visualizações
INSTITUTO FEDERAL DE EDUCAÇÃO, CIÊNCIA E TECNOLOGIA DO AMAZONAS – IFAM
CURSO TECNOLOGIA EM MECATRÔNICA
JEAN DA SILVA FEITOSA
RELATÓRIO DE SIMULAÇÃO DE CIRCUITO DIGITAL NO QUARTUS II
Trabalho apresentado ao Instituto Federal do Amazonas -IFAM, como requisito para obtenção de nota na disciplina de Eletrônica Digital, ministrada pelo Profº.Vanderson.
MANAUS - AM
2020
Objetivo:
Simular o funcionamento de um circuito meio-somador com duas entradas.
Materiais:
Software Quartus II – ambiente de programação e simulação que permite a criação esquemática de circuitos com portas lógicas ou CI’s.
Introdução
Meio-somador: O circuito combinacional que executa 2 bits é denominado de meio somador e que consiste também em 2 entradas e 2 saídas. Podemos designar as 2 entradas pelos 2 bits a serem de entrada que serão somados e as 2 saídas que são a Soma e o Carry (Vai-Um).
Abaixo temos o bloco do meio somador e o seu diagrama lógico:
[pic 1]
Métodos e Procedimentos:
Parte 1:
Abrimos o ambiente de simulação Quartus II e em seguida configuramos o Quartus II para criar um bloco esquemático meio somador conforme a figura abaixo:
[pic 2]
Parte 2:
Após esses procedimentos, nós salvamos esse diagrama de bloco em formato .bdf em uma pasta exclusiva para esse projeto, que no caso é chamada de “meiosomador”.
[pic 3]
Parte 3:
Agora, vamos configurar o dispositivo que vai simular o nosso circuito meio-somador conforma a figura abaixo:
[pic 4]
Parte 4:
É a compilação do nosso meio-somador.
[pic 5]
Parte 5:
Após o processo de compilação fizemos a simulação circuito conforme a tabela verdade que representa o circuito meio-somador.
Na figura abaixo, foi estabelecido um período de clock a cada 20ns para entrada A e 10ns para a entrada B.
[pic 6]
Simulação Waveform do meio-somador
Parte 6:
Analisando a tabela verdade do circuito meio-somador, obtemos as seguintes combinações e saídas:
[pic 7]
Parte 7:
Comparando a nossa simulação com a tabela verdade, podemos observar que todas as combinações do circuito coincidem com a tabela, como por exemplo, as combinações das entradas A,B(00) temos nas saídas “Cout” e “Sum” o nível lógico 0 conforme mostra a tabela, e se compararmos as entradas com as combinações A,B(0,1) teremos como a saída o “Cout” e “Sum” com níveis lógicos 0 e1, A,B (1,0) “Cout” e “Sum” 0 e1 e A,B(1,1) “Cout” e “Sum” 1 e 1.
...