Arquitetura Risc
Exames: Arquitetura Risc. Pesquise 861.000+ trabalhos acadêmicosPor: leandro.cardoso • 29/9/2013 • 224 Palavras (1 Páginas) • 432 Visualizações
Arquitetura Risc, (Reduced Instrution Set Computer) se caracteriza por possuir poucas instruções de máquina, em geral bastante simples, que são executadas diretamente pelo hardware. Nua sua maioria, estas instruções não acessam a memória principal, trabalhando principalmente com registradores que,neste tipo de processardor ,se apresentam em grande número .Estas características, além de
permitirem que as instruções sejam executadas rapidamente,facilitam a implementação do pipelining.Como exemplo de processadores Risc podemos citar o Sparc (sun),RS-6000 (IBM),
PA-Risc (HP), Alpha AXP (Compaq).
Os processadores com arquitetura CISC (Complex Instrution Set Computers), já possuem instruções complexas que são interpretadas por microprogramas. O numero de registradores é pequeno, e qualquer instrução pode referenciar a memória principal. Neste tipo de arquitetura, a implementação do pipelining é mais difícil. Processadores CISC: Pentium (Intel)
68xxx(Motorola).
Nos processadores RISC, um programa em linguagem de máquina é executado diretamente pelo hardware, porem isso não ocorre nos processadores CISC. Os microprogramas definem a linguagem de máquina de um computador CISC.
Abaixo tabela de comparação entre as duas arquiteturas.
Arquitetura RISC Arquitetura CISC
Poucas Instruções Muitas instruções
Instruções executas pelo hardware Instruções executas por microcódigo
Instruções com formato fixo Instruções com diversos formatos
Instruções utilizam poucos ciclos de maquina Instruções utilizam múltiplos ciclos
Instruções com poucos modos de endereçamento Instruções com diversos modos de endereçamento
Arquitetura com muitos registradores Arquitetura com poucos registradores
Arquitetura pipelining Pouco uso da técnica de pipelining
Referencias : Arquitetura de Sistemas Operacionais – PLT Francis Berenger Machado e Luiz Paulo Maia.
...