BANCO DE DADOS
Artigo: BANCO DE DADOS. Pesquise 861.000+ trabalhos acadêmicosPor: TMBRUHTH • 13/3/2015 • 324 Palavras (2 Páginas) • 331 Visualizações
Capitulo 2
1° Processador ou unidade central de processamento, memória principal e dispositivos de entrada/saída.
2° Um processador é composto por unidade de controle, unidade lógica e aritmética, e registradores. A unidade de controle (UC) é responsável por gerenciar as atividades de todos os componentes do computador, como a gravação de dados em discos ou a busca de instruções na memória. A unidade lógica e aritmética (ULA), como o nome indica, é responsável pela realização de operações lógicas (testes e comparações) e aritméticas (somas e subtrações).
3° A memória é composta por unidades de acesso chamadas células, sendo cada célula composta por um determinado
número de bits. Atualmente, a grande maioria dos computadores utiliza o byte (8 bits) como tamanho de célula.
4° No ciclo de leitura, a UCP armazena no MAR, o endereço da célula a ser lida e gera um sinal de controle para a
memória principal, indicando que uma operação de leitura deve ser realizada. O conteúdo da(s) célula(s), identificada(s)
pelo endereço contido no MAR, é transferido para o MBR
No cliclo de gravação, a UCP armazena no MAR, o endereço da célula que será gravada e armazena no MBR, a
informação que deverá ser gravada. A UCP gera um sinal de controle para a memória principal, indicando que uma
operação de gravação deve ser realizada e a informação contida no MBR é transferida para a célula de memória
endereçada pelo MAR
5°MAR=16 bits número max células = 216
MAR=32 bits número max células = 232
MAR=64 bits número max células = 264
6° Memórias voláteis precisam estar sempre energizadas para manter suas informações, o que não acontece com as nãovoláteis.
7° A memória cache é uma memória volátil de alta velocidade, porém com pequena capacidade de armazenamento. O
tempo de acesso a um dado nela contido é muito menor que se o mesmo estivesse na memória principal. O propósito do
uso da memória cache é minimizar a disparidade existente entre a velocidade com que o processador executa instruções
e a velocidade com que dados são acessados na memória principal.
...