TrabalhosGratuitos.com - Trabalhos, Monografias, Artigos, Exames, Resumos de livros, Dissertações
Pesquisar

A Eletrônica Digital

Por:   •  20/12/2021  •  Relatório de pesquisa  •  577 Palavras (3 Páginas)  •  123 Visualizações

Página 1 de 3

[pic 1]

FACULDADE DE ENGENHARIA ELÉTRICA

ENGENHERIA ELETRÔNICA E DE TELECOMUNICAÇÕES

DISCIPLINA DE ELETRÔNICA DIGITAL

ATIVIDADE 3

MILENE RODRIGUES ALMEIDA

Patos de Minas/MG

2021

UNIVERSIDADE FEDERAL DE UBERLÂNDIA[pic 2]

FACULDADE DE ENGENHARIA ELÉTRICA

Graduação em Engenharia Eletrônica e de Telecomunicações

Milene Rodrigues Almeida

Matrícula: 41811ETE007

ATIVIDADE 3

Atividade apresentado ao
Docente da disciplina de Eletrônica Digital
do curso de Graduação em Engenharia
Eletrônica e de Telecomunicações (5º Período) da
Universidade Federal de Uberlândia – Campus Patos de Minas.

PATOS DE MINAS – MINAS GERAIS

2021

SUMÁRIO

1        OBJETIVO        4

2        Introdução        4

3        Procedimentos        4

4        Conclusão        6

5        REFERÊNCIAS        6

        


  1. OBJETIVO

Explique como projetar um controle de prioridade de 4 entradas e 1 saída.

  1. Introdução

O codificador de prioridade é projetado de modo que uma série de codificadores possam ser encadeados para acomodar entradas adicionais. Um codificador de prioridade é um circuito que representa nas saídas o código binário do número da entrada ativa com maior prioridade. Um codificador de prioridade com  entradas tem N variáveis de saída.[pic 3]

Os codificadores de prioridade podem ter uma entrada adicional de “enable” (EN) que permite controlar (ativar/desativar) a função de codificação. Os codificadores de prioridade têm, normalmente, uma saída adicional que permite detectar a situação em que nenhuma das entradas está ativa.

  1. Procedimentos

Um controle de prioridade com 4 entradas e uma saída seria um multiplexador 4x1 com entrada adicional de enable. Um multiplexador ou seletor de dados é um circuito que permite selecionar uma dentre várias entradas como fonte de informação para uma única saída. Onde sua representação seria assim como mostra a figura 1.

[pic 4]

Figura 1: representação de controlador com 4 entradas e 1 saída.

A seleção de uma das entradas de dados é controlada por um conjunto de entradas de seleção, sendo que uma das  entradas de dados é selecionada à custa de N entradas de seleção, por isso, MUX2N:1. Assim como a característica de codificador de prioridade, os multiplexadores podem ter uma entrada adicional de “enable” que permite controlar, no caso ativar ou desativar, a função de multiplexagem.[pic 5]

A sua estrutura interna, em se tratando da sua configuração de portas lógicas, seria da seguinte forma, assim como mostra a figura 2.

...

Baixar como (para membros premium)  txt (3.9 Kb)   pdf (143.9 Kb)   docx (596 Kb)  
Continuar por mais 2 páginas »
Disponível apenas no TrabalhosGratuitos.com