TrabalhosGratuitos.com - Trabalhos, Monografias, Artigos, Exames, Resumos de livros, Dissertações
Pesquisar

CURSO DE ENGENHARIA ELÉTRICA LABORATÓRIO DE ELETRÔNICA DIGITAL

Por:   •  17/12/2018  •  Relatório de pesquisa  •  293 Palavras (2 Páginas)  •  226 Visualizações

Página 1 de 2

UNIVERSIDADE FEDERAL DO AMAPÁ – UNIFAP

CURSO DE ENGENHARIA ELÉTRICA

LABORATÓRIO DE ELETRÔNICA DIGITAL I

ADALBERTO COUTO BARROS

BARBARA COSTA FILGUEIRAS

GABRIEL SILVA DELGADO

PAULO BRENO DA SILVA GROTT

PEDRO MIGUEL LIRA GUEDES

Experiência 09 – Flip-Flop SC Síncrono

Nessa experiencia iremos simular um flip-plop S-C com clock que é disparado na transição positiva do sinal do clock, isto é, o flip-flop só pode mudar quando o CLK fizer uma transição de 0 para 1. As entradas S e C controlam o estado do flip-flop, entretanto as saídas do flip-flop não responderão as entradas a ocorrência de uma transição positiva do sinal do clock.

Para este experimento estaremos trabalhando com portas lógicas NAND que se encontra no

CI 74LS00 a fim de obter o flip-flop SC síncrono.

  1. SIMULAÇÃO

[pic 1]

A partir do circuito montado acima no software variamos suas entradas e obtemos as seguintes saídas

ENTRADAS

SAIDAS

S

R

CLOCK

Q

[pic 2]

0

0

0

0

0

0

0

1

0

0

1

0

0

0

0

1

0

1

1

0

1

1

0

0

0

1

1

1

INVALIDO

Experiência 10 –  Flip-Flop D utilizando as entradas Preset e Clear

Nessa experiencia iremos simular um flip-plop D com clock que possui as entradas assíncronas Preset e Clear, ou seja, essas entradas podem ser usadas para colocar o flip-flop no estado 0 ou 1, em qualquer instante, independente do sinal de CLK e da entrada D.

Para este experimento estaremos trabalhando com o CI 74LS74 que possui dois flip-flops D.

  1. SIMULAÇÃO

[pic 3]

A partir do circuito montado acima no software variamos suas entradas e obtemos as seguintes saídas

ENTRADAS

SAIDAS

PRESET

CLEAR

CLOCK

D

Q

[pic 4]

1

1

0

0

0

1

1

1

1

0

0

1

1

1

0

0

0

1

0

1

0

0

1

0

0

1

1

0

1

0

1

1

0

0

0

1

1

0

0

0

0

1

1

0

0

1

0

1

1

0

1

1

0

1

0

0

1

1

1

0

0

0

0

0

0

1

Experiência 11 – Contador Assíncrono (RIPPLE)

Nesse experimento faremos um contador assíncrono binário, ou seja, cada FF aciona a entrada CLK do próximo FF. Neste experimento estaremos trabalhando com o CI 74LS112 que possui dois flip-flops tipo JK e suas saídas serão visualizadas nos LogicProbe’s com o L0 menos significativo e o L3 mais significativo.

...

Baixar como (para membros premium)  txt (2.6 Kb)   pdf (392.1 Kb)   docx (410.8 Kb)  
Continuar por mais 1 página »
Disponível apenas no TrabalhosGratuitos.com